BibTex RIS Kaynak Göster

Parçacık Sürü Optimizasyonu Algoritması ile Yapay Sinir Ağı Eğitiminin FPGA Üzerinde Donanımsal Gerçeklenmesi

Yıl 2010, Cilt: 13 Sayı: 2 - Cilt: 13 Sayı: 2, 83 - 92, 01.06.2010

Öz

Bu çalışmada YSAnın doğasına uygun olarak paralel işlemlerle, FPGA üzerinde, YSA eğitimi için yeni bir yaklaşım sunulmuştur. Eğitim türev bilgisine ihtiyaç duymaksızın, rastgele arama algoritması olan parçacık sürü optimizasyonu (PSO) kullanılarak FPGA üzerinde gerçeklenmiştir. FPGA’de ilgili tüm parametre değerleri ve işlemler IEEE 754 kayan noktalı sayı formatında tanımlanmıştır. Önerilen yaklaşım örnek bir YSA mimarisi baz alınarak VHDL dilinde kodlanıp Altera EP2C35F672C6 FPGA’sı üzerinde gerçeklenmiştir. Elde edilen sonuçlar önerilen yaklaşımın YSA eğitimini başarı ile gerçeklediğini göstermiştir.

Hardware Implementation of Artificial Neural Network Training Using Particle Swarm Optimization on FPGA

Yıl 2010, Cilt: 13 Sayı: 2 - Cilt: 13 Sayı: 2, 83 - 92, 01.06.2010

Öz

In this study, a new ANN training approximation on FPGA is presented using parallel processes according to the natureof ANN. Training is implemented on FPGA using particle swarm optimization (PSO) stochastic search algorithm which does notneed any derivative information. All related parameter values and processes are defined with IEEE 754 floating point numbersformat. Proposed approach has been realized on Altera EP2C35F672C6 FPGA based on a sample ANN architecture using VHDLlanguage. Obtained results show that proposed approach has successfully achieved ANN training

Toplam 0 adet kaynakça vardır.

Ayrıntılar

Diğer ID JA92AZ65SE
Bölüm Araştırma Makalesi
Yazarlar

Mehmet Ali Çavuşlu

Cihan Karakuzu Bu kişi benim

Suhap Şahin Bu kişi benim

Yayımlanma Tarihi 1 Haziran 2010
Gönderilme Tarihi 1 Haziran 2010
Yayımlandığı Sayı Yıl 2010 Cilt: 13 Sayı: 2 - Cilt: 13 Sayı: 2

Kaynak Göster

APA Çavuşlu, M. A., Karakuzu, C., & Şahin, S. (2010). Parçacık Sürü Optimizasyonu Algoritması ile Yapay Sinir Ağı Eğitiminin FPGA Üzerinde Donanımsal Gerçeklenmesi. Politeknik Dergisi, 13(2), 83-92.
AMA Çavuşlu MA, Karakuzu C, Şahin S. Parçacık Sürü Optimizasyonu Algoritması ile Yapay Sinir Ağı Eğitiminin FPGA Üzerinde Donanımsal Gerçeklenmesi. Politeknik Dergisi. Haziran 2010;13(2):83-92.
Chicago Çavuşlu, Mehmet Ali, Cihan Karakuzu, ve Suhap Şahin. “Parçacık Sürü Optimizasyonu Algoritması Ile Yapay Sinir Ağı Eğitiminin FPGA Üzerinde Donanımsal Gerçeklenmesi”. Politeknik Dergisi 13, sy. 2 (Haziran 2010): 83-92.
EndNote Çavuşlu MA, Karakuzu C, Şahin S (01 Haziran 2010) Parçacık Sürü Optimizasyonu Algoritması ile Yapay Sinir Ağı Eğitiminin FPGA Üzerinde Donanımsal Gerçeklenmesi. Politeknik Dergisi 13 2 83–92.
IEEE M. A. Çavuşlu, C. Karakuzu, ve S. Şahin, “Parçacık Sürü Optimizasyonu Algoritması ile Yapay Sinir Ağı Eğitiminin FPGA Üzerinde Donanımsal Gerçeklenmesi”, Politeknik Dergisi, c. 13, sy. 2, ss. 83–92, 2010.
ISNAD Çavuşlu, Mehmet Ali vd. “Parçacık Sürü Optimizasyonu Algoritması Ile Yapay Sinir Ağı Eğitiminin FPGA Üzerinde Donanımsal Gerçeklenmesi”. Politeknik Dergisi 13/2 (Haziran 2010), 83-92.
JAMA Çavuşlu MA, Karakuzu C, Şahin S. Parçacık Sürü Optimizasyonu Algoritması ile Yapay Sinir Ağı Eğitiminin FPGA Üzerinde Donanımsal Gerçeklenmesi. Politeknik Dergisi. 2010;13:83–92.
MLA Çavuşlu, Mehmet Ali vd. “Parçacık Sürü Optimizasyonu Algoritması Ile Yapay Sinir Ağı Eğitiminin FPGA Üzerinde Donanımsal Gerçeklenmesi”. Politeknik Dergisi, c. 13, sy. 2, 2010, ss. 83-92.
Vancouver Çavuşlu MA, Karakuzu C, Şahin S. Parçacık Sürü Optimizasyonu Algoritması ile Yapay Sinir Ağı Eğitiminin FPGA Üzerinde Donanımsal Gerçeklenmesi. Politeknik Dergisi. 2010;13(2):83-92.
 
TARANDIĞIMIZ DİZİNLER (ABSTRACTING / INDEXING)
181341319013191 13189 13187 13188 18016 

download Bu eser Creative Commons Atıf-AynıLisanslaPaylaş 4.0 Uluslararası ile lisanslanmıştır.